返回列表 发布新帖

[金属工艺] 超声相控阵高精度延时设计的FPGA实现

4 0
admin 发表于 2025-1-19 13:44 | 查看全部 阅读模式

超声相控阵高精度延时设计的FPGA实现超声相控阵检测是通过控制超声波的相位延时实现声束偏转聚焦,继而完成探测被测试件内部缺陷的技术,因此相位延时精度是此技术的关键所在。因现场可编程门阵列(FPGA)芯片具有复杂而强大的时序功能,故系统的设计基于FPGA芯片,利用锁相环的倍频和移相技术,采用同步和等延时设计,最终实现了1 ns的阵元发射延时精度。同时,设计使用嵌入式处理器,实现延时时间、激励信号的周期及重复频率的可重配置功能。Modelsim软件的仿真结果,验证了设计的可行性和正确性。

标题:超声相控阵高精度延时设计的FPGA实现

作者:杨先明,王海涛,赵大丹,郭瑞鹏,沈立军,

关键词:相控阵延时,verilogHDL,FPGA,NIOSII处理器,

发表日期:2014年5月
2025-1-19 13:44 上传
文件大小:
1.46 MB
下载次数:
60
高速下载
【温馨提示】 您好!以下是下载说明,请您仔细阅读:
1、推荐使用360安全浏览器访问本站,选择您所需的PDF文档,点击页面下方“本地下载”按钮。
2、耐心等待两秒钟,系统将自动开始下载,本站文件均为高速下载。
3、下载完成后,请查看您浏览器的下载文件夹,找到对应的PDF文件。
4、使用PDF阅读器打开文档,开始阅读学习。
5、使用过程中遇到问题,请联系QQ客服。

本站提供的所有PDF文档、软件、资料等均为网友上传或网络收集,仅供学习和研究使用,不得用于任何商业用途。
本站尊重知识产权,若本站内容侵犯了您的权益,请及时通知我们,我们将尽快予以删除。
  • 手机访问
    微信扫一扫
  • 联系QQ客服
    QQ扫一扫
2022-2025 新资汇 - 参考资料免费下载网站 最近更新浙ICP备2024084428号
关灯 返回顶部
快速回复 返回顶部 返回列表