FPGA数据截位误差分析研究.pdf
高速并行的数字信号处理大多依赖FPGA器件进行实现.在FPGA中,数据以定点形式存在.数字信号处理过程中,乘加运算会导致数据位数扩展,耗费大量资源.针对简单的数据截位方式会引入较大的截位误差,影响数字信号处理结果的问题,通过仿真分析了不同截位位宽情况下截位误差的大小,以及误差产生的原因,最后提出一种低复杂度的截位方法,有效降低了数据截位引入的误差,具有很好的通用性和实用价值.
作者:解剑罗显志李堪勃
作者单位:河北省卫星导航技术与装备工程技术研究中心,河北石家庄050081
母体文献:2015年全国遥感遥测遥控学术年会论文集
会议名称:2015年全国遥感遥测遥控学术年会
会议时间:2015年8月1日
会议地点:牡丹江
主办单位:中国电子学会
语种:chi
分类号:TN4TN9
关键词:数字信号处理 现场可编程门阵列 数据截位 误差分析
在线出版日期:2017年11月23日
基金项目:
相似文献
相关博文
- 文件大小:
- 437 KB
- 下载次数:
- 60
-
高速下载
|
|